Renesas Electronics 缓冲器/非反相时钟驱动器采用先进的双金属 CMOS 技术构建。该设备包含两个驱动器组,每个组具有 1:5 风扇输出和自己的输出启用控制。该设备具有心跳监控器,用于诊断和 PLL 驱动。MON 输出与所有其他输出相同,且符合本文中输出规格。它提供低电容输入,带歇斯底里。它设计用于信号质量和偏置至关重要的高速时钟分配。它还允许在地址分配等应用中进行单点对点传输线路驱动,在这些应用中,一个信号必须分配到多个接收器,具有低偏置和高信号质量。
0.5 MICRON CMOS 技术 保证低偏置 <500ps(最大值) 超低负载循环失真< 1.0ns(最大值) 超低 CMOS 功率级别 TTL 兼容输入和输出 输入可由 3.3V 或 5V 组件驱动,两个独立输出银行,带 3 状态控制,提供 SSOP、SOIC 和 QSOP 封装
属性 | 数值 |
---|---|
逻辑系列 | CMOS |
逻辑功能 | 时钟驱动器 |
输入信号类型 | TTL |
输出逻辑电平 | TTL |
时钟输入数目 | 2 |
封装类型 | SSOP |
引脚数目 | 20 |